AMD anuncia el SoC adaptable Versal Premium Series Gen 2 con PCIe 6.0 y CXL 3.1
AMD ha anunciado hoy el AMD Versal Premium Series Gen 2, una plataforma SoC adaptativa diseñada para ofrecer los más altos niveles de aceleración del sistema para una amplia gama de cargas de trabajo. Versal Premium Series Gen 2 serán los primeros dispositivos de la industria FPGA que incorporen Compute Express Link (CXL) 3.1 y PCIe Gen 6, así como soporte de memoria LPDDR5X en hard IP.
Estas tecnologías de interfaz y memoria de nueva generación permiten acceder a los datos y moverlos con rapidez y eficacia entre procesadores y aceleradores. CXL 3.1 y LPDDR5X ayudan a liberar más recursos de memoria con mayor rapidez para hacer frente a las crecientes demandas de procesamiento y almacenamiento en tiempo real de las aplicaciones de uso intensivo de datos en los mercados de centros de datos, comunicaciones, pruebas y mediciones, y aeroespacial y defensa.
«Salil Raje, vicepresidente senior y director general del Grupo de Computación Adaptativa y Embebida de AMD, afirma: «Los arquitectos de sistemas buscan constantemente empaquetar más datos en espacios más reducidos y mover los datos de forma más eficiente entre las distintas partes del sistema. «Nuestra última incorporación a la cartera Versal Gen 2 ayuda a los clientes a mejorar el rendimiento general del sistema y la utilización de los recursos de memoria para lograr el máximo rendimiento y desbloquear conocimientos para sus aplicaciones más exigentes desde la nube hasta el borde.»
Acelerar la conectividad host
AMD defiende la innovación abierta a través de su compatibilidad con CXL, una interconexión abierta estándar del sector entre procesadores y dispositivos como los aceleradores basados en FPGA. Gracias a la compatibilidad con CXL 3.1 y PCIe Gen 6, las interfaces de host más rápidas del sector, los dispositivos Versal Premium Gen 2 permiten una conectividad de CPU host a acelerador líder en el sector y con un gran ancho de banda. PCIe Gen 6 ofrece una velocidad de línea entre 2 y 4 veces superior en comparación con las FPGA de la competencia que admiten PCIe Gen 4 o Gen 5, mientras que CXL 3.1 con PCIe Gen 6 proporciona el doble de ancho de banda que los dispositivos de la competencia con CXL 2.13 con latencias similares, así como funciones mejoradas de coherencia y estructura.
Además, al emparejar Versal Premium Series Gen 2 con una CPU AMD EPYC, los arquitectos de sistemas pueden aprovechar el último dispositivo basado en FPGA de AMD conectado a través de CXL o PCIe a una CPU de alto rendimiento, para acelerar las aplicaciones intensivas de datos y satisfacer las demandas de rápido crecimiento de datos. CXL también aporta la ventaja adicional de la coherencia de la memoria para permitir una verdadera computación heterogénea y acelerada.
Aumento del ancho de banda y la utilización de la memoria
Los SoC adaptables AMD Versal Serie Premium Gen 2 aceleran el ancho de banda de la memoria para acelerar las transferencias de datos y la capacidad de respuesta en tiempo real con la conectividad de memoria LPDDR5X más rápida disponible, de hasta 8533 Mb/s. Esta memoria DDR ultrarrápida y mejorada permite una conectividad de host hasta 2,7 veces más rápida que la de dispositivos comparables de la competencia con memoria LPDDR4/5.
La conectividad con los módulos de ampliación de memoria CXL permite un ancho de banda total hasta 2,7 veces superior al de la memoria LPDDR5X por sí sola. Como resultado, Versal Premium Series Gen 2 permite la agrupación escalable de memoria y la ampliación para múltiples aceleradores, optimizando la utilización de la memoria y aumentando el ancho de banda y la capacidad.
Al asignar dinámicamente un pool de memoria para múltiples dispositivos, los SoC adaptables Versal Premium Series Gen 2 están diseñados para mejorar la utilización de la memoria en un dispositivo lógico único de múltiples cabezales (MH-SLD), lo que le permite funcionar sin un tejido o conmutador, a la vez que admite hasta dos hosts CXL.
Refuerce la seguridad de los datos
Las funciones de seguridad mejoradas ayudan a la serie Versal Premium Gen 2 a transferir datos de forma rápida y segura, tanto en tránsito como en reposo. Es el primer dispositivo FPGA del sector que incorpora soporte para integridad PCIe integrada y cifrado de datos (IDE) en IP duro. El cifrado en línea integrado en los controladores de memoria DDR dura ayuda a proteger los datos en reposo, mientras que los motores de cifrado de alta velocidad 400G ayudan al dispositivo a proteger los datos del usuario a velocidades de línea hasta 2 veces superiores, lo que permite transacciones de datos seguras más rápidas.
Se espera que las herramientas de desarrollo AMD Versal Premium Series Gen 2 estén disponibles en el segundo trimestre de 2025, seguidas de la disponibilidad de muestras de silicio a principios de 2026. Se espera que los envíos de producción comiencen en la segunda mitad de 2026.
Commentaires